skip to content
CONTRIBUTION AU DEVELOPPEMENT D'IDEES DE CONCEPTION INTELLIGENTE DE CIRCUITS INTEGRES VLSI Preview this item
ClosePreview this item
Checking...

CONTRIBUTION AU DEVELOPPEMENT D'IDEES DE CONCEPTION INTELLIGENTE DE CIRCUITS INTEGRES VLSI

Author: Étienne Sicard; Jean Buxo; Université Paul Sabatier (Toulouse).
Publisher: [S.l.] : [s.n.], 1987.
Dissertation: DOCTORAT D'ETAT : Sciences appliquées : Toulouse 3 : 1987.
Edition/Format:   Thesis/dissertation : Thesis/dissertation : FrenchView all editions and formats
Summary:
LE CONTENU DE CE MEMOIRE CONCERNE L'ETUDE DE L'INTEGRATION DE SYSTEMES SUR SILICIUM AVEC L'AIDE DE L'ORDINATEUR. TROIS PARTIES PRINCIPALES CONSTITUENT LE MEMOIRE. ELLES CONCERNENT: 1) LA PRESENTATION DES NOUVELLES TECHNIQUES DE CONCEPTION ASSISTEE PAR ORDINATEUR BASEES SUR LES SYSTEMES EXPERTS ET L'INTELLIGENCE ARTIFICIELLE; 2) LE DEVELOPPEMENT THEORIQUE D'IDEES DE CONCEPTION AUTOMATIQUE ET D'OPTIMISATION DES  Read more...
Rating:

(not yet rated) 0 with reviews - Be the first.

Subjects
More like this

Find a copy in the library

&AllPage.SpinnerRetrieving; Finding libraries that hold this item...

Details

Material Type: Thesis/dissertation
Document Type: Book
All Authors / Contributors: Étienne Sicard; Jean Buxo; Université Paul Sabatier (Toulouse).
OCLC Number: 490227505
Notes: 1987TOU30094.
Description: 132 P. ; 30 cm.
Responsibility: ETIENNE SICARD ; SOUS LA DIRECTION DE JEAN BUXO.

Abstract:

LE CONTENU DE CE MEMOIRE CONCERNE L'ETUDE DE L'INTEGRATION DE SYSTEMES SUR SILICIUM AVEC L'AIDE DE L'ORDINATEUR. TROIS PARTIES PRINCIPALES CONSTITUENT LE MEMOIRE. ELLES CONCERNENT: 1) LA PRESENTATION DES NOUVELLES TECHNIQUES DE CONCEPTION ASSISTEE PAR ORDINATEUR BASEES SUR LES SYSTEMES EXPERTS ET L'INTELLIGENCE ARTIFICIELLE; 2) LE DEVELOPPEMENT THEORIQUE D'IDEES DE CONCEPTION AUTOMATIQUE ET D'OPTIMISATION DES PERFORMANCES. PLUSIEURS ALGORITHMES SONT DEVELOPPES AUTOUR DU SUJET; 3) L'APPLICATION DE CES IDEES A LA REALISATION D'UN CIRCUIT DE MULTIPLICATION DIGITALE DE DIMENSIONS N X M. LES DEMARCHES DANS L'UTILISATION DES NOUVEAUX OUTILS SONT DUMENT EXPLIQUEES.

Reviews

User-contributed reviews
Retrieving GoodReads reviews...
Retrieving DOGObooks reviews...

Tags

Be the first.
Confirm this request

You may have already requested this item. Please select Ok if you would like to proceed with this request anyway.

Linked Data


Primary Entity

<http://www.worldcat.org/oclc/490227505> # CONTRIBUTION AU DEVELOPPEMENT D'IDEES DE CONCEPTION INTELLIGENTE DE CIRCUITS INTEGRES VLSI
    a schema:CreativeWork, schema:Book, bgn:Thesis ;
   bgn:inSupportOf "DOCTORAT D'ETAT : Sciences appliquées : Toulouse 3 : 1987." ;
   library:oclcnum "490227505" ;
   library:placeOfPublication <http://id.loc.gov/vocabulary/countries/fr> ;
   library:placeOfPublication <http://experiment.worldcat.org/entity/work/data/365630161#Place/s_l> ; # S.l.
   schema:about <http://experiment.worldcat.org/entity/work/data/365630161#Thing/integrated_circuit_vlsi_circuit_computer_aided_design_expert_system_artificial_intelligence_optimization_performance_algorithm_application_digital_circuit_multiplier_compiler_complementary_mos_technology_silicon_complexity_software_computer_language_electric_scheme_electrical_simulation_logic_gate_logic_simulation_analog_simulation_iterative_method> ; # INTEGRATED CIRCUIT/VLSI CIRCUIT/COMPUTER AIDED DESIGN/EXPERT SYSTEM/ARTIFICIAL INTELLIGENCE/OPTIMIZATION/PERFORMANCE/ALGORITHM/APPLICATION/DIGITAL CIRCUIT/MULTIPLIER/COMPILER/COMPLEMENTARY MOS TECHNOLOGY/SILICON/COMPLEXITY/SOFTWARE/COMPUTER LANGUAGE/ELECTRIC SCHEME/ELECTRICAL SIMULATION/LOGIC GATE/LOGIC SIMULATION/ANALOG SIMULATION/ITERATIVE METHOD
   schema:about <http://experiment.worldcat.org/entity/work/data/365630161#Thing/sciences_appliquees_electronique> ; # SCIENCES APPLIQUEES : ELECTRONIQUE
   schema:about <http://experiment.worldcat.org/entity/work/data/365630161#Thing/circuit_integre_circuit_vlsi_conception_assistee_systeme_expert_intelligence_artificielle_optimisation_performance_algorithme_application_circuit_numerique_multiplicateur_compilateur_technologie_mos_complementaire_silicium_complexite_logiciel_langage_ordinateur_schema_electrique_simulation_electrique_porte_logique_simulation_logique_simulation_analogique_methode_iterative_compilateur_equatic_technologie_bicmos_simulateur_lake_simulation_analytique> ; # CIRCUIT INTEGRE/CIRCUIT VLSI/CONCEPTION ASSISTEE/SYSTEME EXPERT/INTELLIGENCE ARTIFICIELLE/OPTIMISATION/PERFORMANCE/ALGORITHME/APPLICATION/CIRCUIT NUMERIQUE/MULTIPLICATEUR/COMPILATEUR/TECHNOLOGIE MOS COMPLEMENTAIRE/SILICIUM/COMPLEXITE/LOGICIEL/LANGAGE ORDINATEUR/SCHEMA ELECTRIQUE/SIMULATION ELECTRIQUE/PORTE LOGIQUE/SIMULATION LOGIQUE/SIMULATION ANALOGIQUE/METHODE ITERATIVE/COMPILATEUR EQUATIC/TECHNOLOGIE BICMOS/SIMULATEUR LAKE/SIMULATION ANALYTIQUE
   schema:author <http://viaf.org/viaf/49314298> ; # Étienne Sicard
   schema:contributor <http://viaf.org/viaf/133616968> ; # Université Paul Sabatier (Toulouse).
   schema:contributor <http://viaf.org/viaf/109154374> ; # Jean Buxo
   schema:datePublished "1987" ;
   schema:description "LE CONTENU DE CE MEMOIRE CONCERNE L'ETUDE DE L'INTEGRATION DE SYSTEMES SUR SILICIUM AVEC L'AIDE DE L'ORDINATEUR. TROIS PARTIES PRINCIPALES CONSTITUENT LE MEMOIRE. ELLES CONCERNENT: 1) LA PRESENTATION DES NOUVELLES TECHNIQUES DE CONCEPTION ASSISTEE PAR ORDINATEUR BASEES SUR LES SYSTEMES EXPERTS ET L'INTELLIGENCE ARTIFICIELLE; 2) LE DEVELOPPEMENT THEORIQUE D'IDEES DE CONCEPTION AUTOMATIQUE ET D'OPTIMISATION DES PERFORMANCES. PLUSIEURS ALGORITHMES SONT DEVELOPPES AUTOUR DU SUJET; 3) L'APPLICATION DE CES IDEES A LA REALISATION D'UN CIRCUIT DE MULTIPLICATION DIGITALE DE DIMENSIONS N X M. LES DEMARCHES DANS L'UTILISATION DES NOUVEAUX OUTILS SONT DUMENT EXPLIQUEES."@fr ;
   schema:exampleOfWork <http://worldcat.org/entity/work/id/365630161> ;
   schema:inLanguage "fr" ;
   schema:name "CONTRIBUTION AU DEVELOPPEMENT D'IDEES DE CONCEPTION INTELLIGENTE DE CIRCUITS INTEGRES VLSI"@fr ;
   schema:productID "490227505" ;
   schema:publication <http://www.worldcat.org/title/-/oclc/490227505#PublicationEvent/s_l_s_n_1987> ;
   schema:publisher <http://experiment.worldcat.org/entity/work/data/365630161#Agent/s_n> ; # [s.n.]
   wdrs:describedby <http://www.worldcat.org/title/-/oclc/490227505> ;
    .


Related Entities

<http://experiment.worldcat.org/entity/work/data/365630161#Thing/circuit_integre_circuit_vlsi_conception_assistee_systeme_expert_intelligence_artificielle_optimisation_performance_algorithme_application_circuit_numerique_multiplicateur_compilateur_technologie_mos_complementaire_silicium_complexite_logiciel_langage_ordinateur_schema_electrique_simulation_electrique_porte_logique_simulation_logique_simulation_analogique_methode_iterative_compilateur_equatic_technologie_bicmos_simulateur_lake_simulation_analytique> # CIRCUIT INTEGRE/CIRCUIT VLSI/CONCEPTION ASSISTEE/SYSTEME EXPERT/INTELLIGENCE ARTIFICIELLE/OPTIMISATION/PERFORMANCE/ALGORITHME/APPLICATION/CIRCUIT NUMERIQUE/MULTIPLICATEUR/COMPILATEUR/TECHNOLOGIE MOS COMPLEMENTAIRE/SILICIUM/COMPLEXITE/LOGICIEL/LANGAGE ORDINATEUR/SCHEMA ELECTRIQUE/SIMULATION ELECTRIQUE/PORTE LOGIQUE/SIMULATION LOGIQUE/SIMULATION ANALOGIQUE/METHODE ITERATIVE/COMPILATEUR EQUATIC/TECHNOLOGIE BICMOS/SIMULATEUR LAKE/SIMULATION ANALYTIQUE
    a schema:Thing ;
   schema:name "CIRCUIT INTEGRE/CIRCUIT VLSI/CONCEPTION ASSISTEE/SYSTEME EXPERT/INTELLIGENCE ARTIFICIELLE/OPTIMISATION/PERFORMANCE/ALGORITHME/APPLICATION/CIRCUIT NUMERIQUE/MULTIPLICATEUR/COMPILATEUR/TECHNOLOGIE MOS COMPLEMENTAIRE/SILICIUM/COMPLEXITE/LOGICIEL/LANGAGE ORDINATEUR/SCHEMA ELECTRIQUE/SIMULATION ELECTRIQUE/PORTE LOGIQUE/SIMULATION LOGIQUE/SIMULATION ANALOGIQUE/METHODE ITERATIVE/COMPILATEUR EQUATIC/TECHNOLOGIE BICMOS/SIMULATEUR LAKE/SIMULATION ANALYTIQUE" ;
    .

<http://experiment.worldcat.org/entity/work/data/365630161#Thing/integrated_circuit_vlsi_circuit_computer_aided_design_expert_system_artificial_intelligence_optimization_performance_algorithm_application_digital_circuit_multiplier_compiler_complementary_mos_technology_silicon_complexity_software_computer_language_electric_scheme_electrical_simulation_logic_gate_logic_simulation_analog_simulation_iterative_method> # INTEGRATED CIRCUIT/VLSI CIRCUIT/COMPUTER AIDED DESIGN/EXPERT SYSTEM/ARTIFICIAL INTELLIGENCE/OPTIMIZATION/PERFORMANCE/ALGORITHM/APPLICATION/DIGITAL CIRCUIT/MULTIPLIER/COMPILER/COMPLEMENTARY MOS TECHNOLOGY/SILICON/COMPLEXITY/SOFTWARE/COMPUTER LANGUAGE/ELECTRIC SCHEME/ELECTRICAL SIMULATION/LOGIC GATE/LOGIC SIMULATION/ANALOG SIMULATION/ITERATIVE METHOD
    a schema:Thing ;
   schema:name "INTEGRATED CIRCUIT/VLSI CIRCUIT/COMPUTER AIDED DESIGN/EXPERT SYSTEM/ARTIFICIAL INTELLIGENCE/OPTIMIZATION/PERFORMANCE/ALGORITHM/APPLICATION/DIGITAL CIRCUIT/MULTIPLIER/COMPILER/COMPLEMENTARY MOS TECHNOLOGY/SILICON/COMPLEXITY/SOFTWARE/COMPUTER LANGUAGE/ELECTRIC SCHEME/ELECTRICAL SIMULATION/LOGIC GATE/LOGIC SIMULATION/ANALOG SIMULATION/ITERATIVE METHOD" ;
    .

<http://experiment.worldcat.org/entity/work/data/365630161#Thing/sciences_appliquees_electronique> # SCIENCES APPLIQUEES : ELECTRONIQUE
    a schema:Thing ;
   schema:name "SCIENCES APPLIQUEES : ELECTRONIQUE" ;
    .

<http://viaf.org/viaf/109154374> # Jean Buxo
    a schema:Person ;
   schema:familyName "Buxo" ;
   schema:givenName "Jean" ;
   schema:name "Jean Buxo" ;
    .

<http://viaf.org/viaf/133616968> # Université Paul Sabatier (Toulouse).
    a schema:Organization ;
   schema:name "Université Paul Sabatier (Toulouse)." ;
    .

<http://viaf.org/viaf/49314298> # Étienne Sicard
    a schema:Person ;
   schema:birthDate "1961" ;
   schema:deathDate "" ;
   schema:familyName "Sicard" ;
   schema:givenName "Étienne" ;
   schema:name "Étienne Sicard" ;
    .

<http://www.worldcat.org/title/-/oclc/490227505>
    a genont:InformationResource, genont:ContentTypeGenericResource ;
   schema:about <http://www.worldcat.org/oclc/490227505> ; # CONTRIBUTION AU DEVELOPPEMENT D'IDEES DE CONCEPTION INTELLIGENTE DE CIRCUITS INTEGRES VLSI
   schema:dateModified "2018-03-11" ;
   void:inDataset <http://purl.oclc.org/dataset/WorldCat> ;
    .


Content-negotiable representations

Close Window

Please sign in to WorldCat 

Don't have an account? You can easily create a free account.